SOI工艺技术.ppt
《SOI工艺技术.ppt》由会员分享,可在线阅读,更多相关《SOI工艺技术.ppt(85页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。
1、主要内容主要内容集成电路制备工艺集成电路制备工艺SOI的挑战与机遇的挑战与机遇SOI器件和电路制备技术器件和电路制备技术几种新型几种新型SOI电路制备技术电路制备技术集成电路设计与制造的主要流程框架集成电路设计与制造的主要流程框架设计设计芯片检测芯片检测单晶、外单晶、外延材料延材料掩膜版掩膜版芯片制芯片制造过程造过程封装封装测试测试 系统需求系统需求制造业制造业芯片制造过程芯片制造过程由氧化、淀积、离子注入或蒸由氧化、淀积、离子注入或蒸发形成新的薄膜或膜层发形成新的薄膜或膜层曝曝 光光刻刻 蚀蚀硅片硅片测试和封装测试和封装用掩膜版用掩膜版重复重复20-30次次AA集成电路芯片的显微照片集成电路
2、芯片的显微照片Vsspoly 栅Vdd布线通道参考孔有源区N+P+N沟道沟道MOS晶体管晶体管CMOS集成电路集成电路(互补型互补型MOS集成电路集成电路):目前应用最为广泛的一种集成电路,约占目前应用最为广泛的一种集成电路,约占集成电路总数的集成电路总数的95%以上。以上。集成电路制造工艺集成电路制造工艺前工序前工序后工序后工序辅助工序辅助工序前工序:集成电路制造工序前工序:集成电路制造工序图形转换:图形转换:将设计在掩膜版将设计在掩膜版(类似于照类似于照相底片相底片)上的图形转移到半导体单晶片上上的图形转移到半导体单晶片上掺杂:掺杂:根据设计的需要,将各种杂质掺根据设计的需要,将各种杂质掺
3、杂在需要的位置上,形成晶体管、接触等杂在需要的位置上,形成晶体管、接触等制膜:制膜:制作各种材料的薄膜制作各种材料的薄膜图形转换:图形转换:?光刻:接触光刻、接近光刻、投影光刻、电光刻:接触光刻、接近光刻、投影光刻、电子束光刻子束光刻?刻蚀:干法刻蚀、湿法刻蚀刻蚀:干法刻蚀、湿法刻蚀掺杂:掺杂:?离子注入离子注入 退火退火?扩散扩散制膜:制膜:?氧化:干氧氧化、湿氧氧化等氧化:干氧氧化、湿氧氧化等?CVD:APCVD、LPCVD、PECVD?PVD:蒸发、溅射:蒸发、溅射前工序:集成电路制造工序前工序:集成电路制造工序 后工序后工序划片划片封装封装测试测试老化老化筛选筛选辅助工序辅助工序超净厂
4、房技术超净厂房技术超纯水、高纯气体制备技术超纯水、高纯气体制备技术光刻掩膜版制备技术光刻掩膜版制备技术材料准备技术材料准备技术隔离技术隔离技术PN结隔离结隔离场区隔离场区隔离绝缘介质隔离绝缘介质隔离沟槽隔离沟槽隔离LOCOS隔离工艺隔离工艺沟槽隔离工艺接触与互连接触与互连Al是目前集成电路工艺中最常用的金是目前集成电路工艺中最常用的金属互连材料属互连材料但但Al连线也存在一些比较严重的问题连线也存在一些比较严重的问题?电迁移严重、电阻率偏高、浅结穿透等电迁移严重、电阻率偏高、浅结穿透等Cu连线工艺有望从根本上解决该问题连线工艺有望从根本上解决该问题?IBM、Motorola等已经开发成功等已经
5、开发成功目前,互连线已经占到芯片总面积的目前,互连线已经占到芯片总面积的7080%;且连线的宽度越来越窄,;且连线的宽度越来越窄,电流密度迅速增加电流密度迅速增加SOI挑战与机遇1947年年12月月Schockley等三人发明晶体管,等三人发明晶体管,1956年获得诺贝尔奖年获得诺贝尔奖晶体管和集成电路的发明晶体管和集成电路的发明拉开了人类信息时代的序幕拉开了人类信息时代的序幕1958年年Kilby发明第一发明第一块集成电路,块集成电路,2000年年获诺贝尔物理学奖获诺贝尔物理学奖微处理器的性能微处理器的性能100 G10 GGiga100 M10 MMegaKilo1970 1980 199
6、0 2000 2010成熟期成熟期 半半导导体体发发展展计计划划(S SI IA A 1 19 99 99 9年年版版)年年 份份1999200020012002200320042005200820112014特特征征尺尺寸寸(nm)180165150130120110100705035存存贮贮器器生生产产阶阶段段产产品品代代256M512M1G2G16GMPU芯芯片片功功能能数数(百百万万晶晶体体管管)23.847.695.219053915234308硅硅片片直直径径(mm)200200300300300300300300300450在在 生生 产产 阶阶 段段DRAM封封装装后后单单位位
7、比比特特价价(百百万万分分之之一一美美分分)157.63.81.90.241999 Edition ( SIA美美 EECA欧欧 EIAJ日日 KSIA南南朝朝鲜鲜 TSIA台台)器件尺寸缩小带来一系列问题器件尺寸缩小带来一系列问题体硅体硅CMOS电路电路?寄生可控硅闩锁效应寄生可控硅闩锁效应?软失效效应软失效效应器件尺寸的缩小器件尺寸的缩小?各种多维及非线性效应:表面能级量子化效应、隧穿各种多维及非线性效应:表面能级量子化效应、隧穿效应、短沟道效应、窄沟道效应、漏感应势垒降低效效应、短沟道效应、窄沟道效应、漏感应势垒降低效应、热载流子效应、亚阈值电导效应、速度饱和效应、应、热载流子效应、亚阈
8、值电导效应、速度饱和效应、速度过冲效应速度过冲效应?严重影响了器件性能严重影响了器件性能器件隔离区所占芯片面积相对增大器件隔离区所占芯片面积相对增大?寄生电容增加寄生电容增加?影响了集成度及速度的提高影响了集成度及速度的提高克服上述效应,采取的措施克服上述效应,采取的措施工艺技术工艺技术?槽隔离技术槽隔离技术?电子束刻蚀电子束刻蚀?硅化物硅化物?中间禁带栅电极中间禁带栅电极降低电源电压降低电源电压?在体硅在体硅CMOS集成电路中,由于体效应的作用,集成电路中,由于体效应的作用,降低电源电压会使结电容增加和驱动电流减小,降低电源电压会使结电容增加和驱动电流减小,导致电路速度迅速下降导致电路速度迅
9、速下降急需开发新型硅材料及探索新型高性能器件急需开发新型硅材料及探索新型高性能器件和电路结构,充分发挥硅集成技术的潜力:和电路结构,充分发挥硅集成技术的潜力:SOI技术的特点SOI技术技术SOI:Silicon-On-Insulator绝缘衬底上的硅绝缘衬底上的硅SiSiSiO2SOI技术的特点技术的特点速度高:速度高:?迁移率高:器件纵向电场小,且反型层迁移率高:器件纵向电场小,且反型层较厚,表面散射作用降低较厚,表面散射作用降低?跨导大跨导大?寄生电容小:寄生电容主要来自隐埋二寄生电容小:寄生电容主要来自隐埋二氧化硅层电容,远小于体硅氧化硅层电容,远小于体硅MOSFET中中的电容,不随器件
10、按比例缩小而改变,的电容,不随器件按比例缩小而改变,SOI的结电容和连线电容都很小的结电容和连线电容都很小典型典型1 m CMOS工艺条件下体硅和工艺条件下体硅和 SOI器件的寄生电容器件的寄生电容(pF/ m2) 电容类型电容类型 SOI(SIMOX) 体体 硅硅 电容比电容比(体硅体硅/SOI) 栅栅 1.3 1.3 1 结与衬底结与衬底 0.05 0.20.35 47 多晶硅与衬底多晶硅与衬底 0.04 0.1 2.5 金属金属1与衬底与衬底 0.027 0.05 1.85 金属金属2与衬底与衬底 0.018 0.021 1.16 SOI技术的特点技术的特点功耗低:功耗低:?静态功耗:静
11、态功耗:Ps=ILVdd?动态功耗:动态功耗:PA=CfVdd2集成密度高:集成密度高:?SOI电路采用介质隔离,它不需要体硅电路采用介质隔离,它不需要体硅CMOS电路的场氧化及井等结构,器件电路的场氧化及井等结构,器件最小间隔仅仅取决于光刻和刻蚀技术的最小间隔仅仅取决于光刻和刻蚀技术的限制,集成密度大幅度提高限制,集成密度大幅度提高SOI技术的特点技术的特点抗辐照特性好:抗辐照特性好:?SOI技术采用全介质隔离结构,彻技术采用全介质隔离结构,彻底消除体硅底消除体硅CMOS电路的电路的Latch-up效应效应?具有极小的结面积具有极小的结面积?具有非常好的抗软失效、瞬时具有非常好的抗软失效、瞬
12、时辐照和单粒子辐照和单粒子( 粒子粒子)翻转能力翻转能力 载能粒子射入体硅和载能粒子射入体硅和SOI器件的情况器件的情况SOI技术的特点技术的特点成本低:成本低:?SOI技术除原始材料比体硅材料价格高技术除原始材料比体硅材料价格高之外,其它成本均少于体硅之外,其它成本均少于体硅?CMOS/SOI电路的制造工艺比典型体硅电路的制造工艺比典型体硅工艺至少少用三块掩膜版,减少工艺至少少用三块掩膜版,减少1320的工序的工序?使相同电路的芯片面积可降低使相同电路的芯片面积可降低1.8倍,倍,浪费面积减少浪费面积减少30以上以上?美国美国SEMATECH的研究人员预测的研究人员预测CMOS/SOI电路的
13、性能价格比是相应体电路的性能价格比是相应体硅电路的硅电路的2.6倍倍SOI技术的特点技术的特点 特别适合于小尺寸器件:特别适合于小尺寸器件:?短沟道效应较小短沟道效应较小?不存在体硅不存在体硅CMOS电路的金属电路的金属穿通问题,自然形成浅结穿通问题,自然形成浅结?泄漏电流较小泄漏电流较小?亚阈值曲线陡直亚阈值曲线陡直漏电相同时薄膜漏电相同时薄膜SOI与体硅器件的与体硅器件的亚阈值特性亚阈值特性SOI技术的特点技术的特点特别适合于低压低功耗电路:特别适合于低压低功耗电路:?在体硅在体硅CMOS集成电路中,由于体效应的集成电路中,由于体效应的作用,降低电源电压会使结电容增加和驱作用,降低电源电压
14、会使结电容增加和驱动电流减小,导致电路速度迅速下降动电流减小,导致电路速度迅速下降?对于薄膜全耗尽对于薄膜全耗尽CMOS/SOI集成电路,这集成电路,这两个效应都很小,低压全耗尽两个效应都很小,低压全耗尽CMOS/SOI电路与相应体硅电路相比具有更高的速度电路与相应体硅电路相比具有更高的速度和更小的功耗和更小的功耗SOI器件与体硅器件的饱和漏器件与体硅器件的饱和漏电流之比与电源电压的关系电流之比与电源电压的关系SOI技术的特点技术的特点SOI结构有效克服了体硅技术的不足,充结构有效克服了体硅技术的不足,充分发挥了硅集成技术的潜力分发挥了硅集成技术的潜力Bell实验室的实验室的H. J. Lea
15、my将这种接近理想将这种接近理想的器件称为是下一代高速的器件称为是下一代高速CMOS技术技术美国美国SEMATECH公司的公司的P.K.Vasudev也预也预言,言,SOI技术将成为亚技术将成为亚100纳米硅集成纳米硅集成技术的主流工艺技术的主流工艺应用领域:高性能应用领域:高性能ULSI、VHSI、高压、高压、高温、抗辐照、低压低功耗及三维集成高温、抗辐照、低压低功耗及三维集成SOI技术的挑战和机遇SOI技术挑战和机遇技术挑战和机遇SOI材料是材料是SOI技术的基础技术的基础?SOI技术发展有赖于技术发展有赖于SOI材料的不断进材料的不断进步,材料是步,材料是SOI技术发展的主要障碍技术发展
16、的主要障碍SOS、激光再结晶、激光再结晶、ZMR、多孔硅氧化、多孔硅氧化?这个障碍目前正被逐渐清除这个障碍目前正被逐渐清除?SOI材料制备的两个主流技术材料制备的两个主流技术SIMOX和和BOUNDED SOI最近都有了重最近都有了重大进展大进展SOI技术挑战和机遇技术挑战和机遇SIMOX材料:材料:?最新趋势是采用较小的氧注入剂量最新趋势是采用较小的氧注入剂量显著改善顶部硅层的质量显著改善顶部硅层的质量降低降低SIMOX材料的成本材料的成本低注入剂量低注入剂量( 4 1017/cm2)的埋氧厚度薄:的埋氧厚度薄:8001000退 火 温 度 高 于退 火 温 度 高 于 1 3 0 0 ,
17、制 备 大 面 积, 制 备 大 面 积( 300mm)SIMOX材料困难材料困难SOI技术挑战和机遇技术挑战和机遇键合键合(Bonded)技术:技术:?硅膜质量高硅膜质量高?埋氧厚度和硅膜厚度可以随意调整埋氧厚度和硅膜厚度可以随意调整?适合于功率器件及适合于功率器件及MEMS技术技术?硅膜减薄一直是制约该技术发展的重要硅膜减薄一直是制约该技术发展的重要障碍障碍?键合要用两片体硅片制成一片键合要用两片体硅片制成一片SOI衬底,衬底,成本至少是体硅的两倍成本至少是体硅的两倍SOI技术挑战和机遇技术挑战和机遇Smart-Cut技术是一种智能剥离技术技术是一种智能剥离技术?将离子注入技术和硅片键合技
18、术结合在将离子注入技术和硅片键合技术结合在一起一起?解决了键合解决了键合SOI中硅膜减薄问题,可以中硅膜减薄问题,可以获得均匀性很好的顶层硅膜获得均匀性很好的顶层硅膜?硅膜质量接近体硅。硅膜质量接近体硅。?剥离后的硅片可以作为下次键合的衬底,剥离后的硅片可以作为下次键合的衬底,降低成本降低成本SOI技术挑战和机遇技术挑战和机遇SOI材料质量近几年有了惊人进步材料质量近几年有了惊人进步生产能力和成本成为关键问题生产能力和成本成为关键问题Smart-Cut技术和低剂量技术和低剂量SIMOX技术是两技术是两个最有竞争力的技术个最有竞争力的技术智能剥离智能剥离SOI工艺工艺流程图流程图(SMART C
19、UT SOI)SOI技术挑战和机遇技术挑战和机遇浮体效应是影响浮体效应是影响SOI技术广泛应用的技术广泛应用的另一原因另一原因?对对SOI器件的浮体效应没有一个清楚的器件的浮体效应没有一个清楚的认识认识?如何克服浮体效应导致的阈值电压浮动、如何克服浮体效应导致的阈值电压浮动、记忆效应、迟滞效应等对实际电路的影记忆效应、迟滞效应等对实际电路的影响,还不很清楚响,还不很清楚?浮体效应可以导致数字电路的逻辑失真浮体效应可以导致数字电路的逻辑失真和功耗的增大和功耗的增大SOI技术挑战和机遇技术挑战和机遇抑制浮体效应抑制浮体效应?Ar注入增加体注入增加体/源结漏电源结漏电?LBBC结构结构?在源区开一个
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- SOI 工艺技术
限制150内