PAM调制解调实现.docx
《PAM调制解调实现.docx》由会员分享,可在线阅读,更多相关《PAM调制解调实现.docx(5页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。
1、如有侵权,请联系网站删除,仅供学习与交流PAM调制解调实现【精品文档】第 4 页 PAM调制解调实现项目:PAM调制解调实现要求:单片机+多路开关一基本原理1.电路组成脉冲幅度调制系统结构如图1所示。主要由输入电路,调制电路,脉冲发生器,解调滤波电路组成。输入电路脉冲产生电路调制电路有源低通滤波器输出放大电路 图1 PAM调制解调系统结构图本设计用的是51单片机、CD4052模拟开关、拨码开关、LM324芯片。用信号发生器输入原始信号送到CD4052的输入端 ,单片机产生内部时钟脉冲信号输入到CD4052的控制端产生PAM调制信号,再由CD4052的输出端连接有源低通滤波器的输入端,再经输出放
2、大电路端连接示波器即可观察到PAM解调信号。用拨码开关可以控制单片机的不同频率输出脉冲信号作用与CD4052,从而实现对输入信号的不同分频采样。PAM调制过程的波形如图2所示。t(c)(b)0T2T3T-T-2T-3T(a)m(t)s(t)ms(t)图2 PAM调制波形2.各模块部分2-1.单片机部分该最小系统由STC89C52芯片、复位电路及时钟电路组成。如图3所示。图3 单片机最小系统2-2.模拟开关CD4052CD4052是一个差分4通道数字控制模拟开关,如同4所示,有A、B两个二进制控制输入端和INH输入,具有低导通阻抗和很低的截止漏电流。幅值为 4.520V的数字信号可控制峰峰值至2
3、0V的模拟信号。例如,若VDD=+5V,VSS=0,VEE=-13.5V,则05V的数字信号可控制-13.54.5V的模拟信号,这些开关电路在整个VDD-VSS和VDD-VEE电源范围内具有极低的静态功耗,与控制信号的逻辑状态无关,当 INH输入端=“1” 时,所有通道截止。二位二进制输入信号选通4 对通道中的一通道,可连接该输入至输出。 图4 CD4053引脚图2-3.基于LM324的解调电路LM324系列器件带有差动输入的四运算放大器。与单电源应用场合的标准运算放大器相比,它们有一些显著优点。该四放大器可以工作在低到3.0伏或者高到32伏的电源下,静态电流为MC1741的静态电流的五分之一
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- PAM 调制 解调 实现
限制150内