PCB Layout作业指导书.doc
《PCB Layout作业指导书.doc》由会员分享,可在线阅读,更多相关《PCB Layout作业指导书.doc(27页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。
1、PCB Layout作业指导书1.0目的:规范PCB的设计思路,保证和提高PCB的设计质量。2.0适用范围:适用于PCB Layout. 3.0具体内容: (1) A:Layout 部分2-19(2) B:工艺处理部分20-23(3) C:检查部分24-25(4) D:安规作业部分26-32A: Layout 部分一、长线路抗干扰高阻低阻RRDD 如:图二图一 图二在图二中,PCB布局时,驱动电阻R3应靠近Q1(MOS管),电流取样电阻R4应靠近U1的第3Pin,即上图一所说的R、D应尽量缩短高阻抗线路。又因运算放大器输入端阻抗很高,易受干扰。输出端阻抗较低,不易受干扰。一条长线相当于一根接收
2、天线,容易引入外界干扰。又如图三:电路一电路二电路二电路一Q3 (A) (B)在图三的A中排版时,R1、R2要靠近三极管Q1放置,因Q1的输入阻抗很高,基极线路过长,易受干扰,则R1、R2不能远离Q1。在图三的B中排版时,C2要靠近D1,因为Q3三极管输入阻抗很高,如Q2至D1的线路太长,易受干扰,则C2应移至D1附近。二、小信号走线尽量远离大电流走线,忌平行。大小信号线大电流走线三、小信号处理电路布线尽量集中,减少布板面积提高抗干扰能力。四、一个电流回路走线尽可能减少包围面积。信号线如:电流取样信号线和来自光耦的信号线五、光电耦合器件,易受干扰,应远离强电场、强磁场器件,如大电流走线、变压器
3、、高电位脉动器件等。六、多个IC等供电,Vcc、地线注意。并联单点接地,互不干扰。 串联多点接地,相互干扰。七、弱信号走线,不要在棒形电感、电流环等器件下走线。如以前SU450,电流取样线在批量生产时发生磁芯与线路铜箔相碰,造成故障。A:噪声要求1、尽量缩小由高频脉冲电流所包围的面积,如下(图一、图二)图一一般布板方式:散热器图二2、滤波电容尽量贴近开关管或整流二极管如上图二,C1尽量靠近Q1,C3靠近D1等3、脉冲电流流过的区域远离输入、输出端子,使噪声源和输入、输出口分离,如A105。 图三图三:MOS管、变压器离入口太近,EMI传导通不过。管电路 图四图四:MOS管、变压器远离入口,EM
4、I传导能通过。4、控制回路与功率回路分开,采用单点接地方式,如图五。地T控制部光耦GND功率部分+1243 图五 1、3842、3843、2843、2842IC周围的元件接地接至IC的地脚 (第5脚);再从第5脚引出至大电容地线。 2、光耦第3脚地接到IC的第2 脚,第2脚接至IC的5脚上。图六5、必要时可以将输出滤波电感安置在地回路上。6、用多只ESR低的电容并联滤波。7、用铜箔进行低感、低阻配线,相邻之间不应有过长的平行线,走线尽量避免平行、交叉用垂直方式,线宽不要突变,走线不要突然拐角(即:直角)。B、抗干扰要求1、尽可能缩短高频元器件之间连线,设法减少它们的分布参数和相互间电磁干扰,易
5、受干扰的元器件不能和强干扰器件相互挨得太近,输入输出元件尽量远离。2、某些元器件或导线之间可能有较高电位差,应加大它们之间的距离,以免放电引出意外短路。C、布局要求1、除温度开关、热敏电阻外,对温度敏感的关键元器件(如IC)应远离发热元件,发热较大的器件应与电容等影响整机寿命的器件有一定的距离。2、对于电位器,可调电感、可变电容器,微动开关等可调元件的布局,应考虑整机结构要求,若是机内调节,应放在PCB板上方便于调节的地方,若是机外调节,其位置要与调节旋钮在机箱面板上的位置相适应。3、应留出印制PCB板定位孔支架所占用的位置。4、位于电路板边缘的元器件,离电路板边缘一般不少于2mm。D、对单元
6、电路的布局要求1、要按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向。2、以每个功能电路的核心元件为中心,围绕它来进行布局,元器件应均匀整齐,紧凑地排列在PCB上,尽量减小和缩短各元件之间的连接引线。3、在高频下工作要考虑元器件的分布参数,一般电路应尽可能使元器件平行排列,这样不仅美观,而且装焊容易,易于批量生产。布线原则:1、输入输出端用的导线应尽量避免相邻平行,最好加线间地线,以免发生反馈藕合。2、走线的宽度主要由导线与绝缘基板间的粘附强度和流过它们的电流值决定。当铜箔厚度为50m,宽度为1mm时,流过1A的电流,温升不会高于3,以此推算2盎司(7
7、5m)厚的铜箔,1mm宽可流通1.5A电流,温升不会高于3(注:自然冷却)。3、ROUTE线拐弯处一般取圆弧形,而直角、锐角在高频电路中会影响电气性能。4、尽量避免使用大面积铺铜箔,否则,长时间受热时,易发生铜箔膨胀和脱落现象,必须用大面积铜箔时,最好用栅格状,这样有利于排除铜箔与基板间粘合剂受热产生的挥发性气体。5、元件焊盘中心孔要比器件引线直径稍大一些,焊盘太大易形成虚焊,焊盘外径D一般不少于(d+1.2)mm,d为引线孔径,对高密度的数字电路,焊盘最小直径可取(d+1.0)mm,孔径大于2.5mm的焊盘适当加大。6、电源线根据线路电流的大小,尽量加粗电源线宽度,减少环路阻抗,同时使电源线
8、,地线的走向和数据传递方向一致,有助于增强抗噪声能力。7、地线:(a)、数字地与模拟地分开,若线路上既有逻辑电路又有线性电路,应使它们尽量分开。低频电路的地应尽量采用单点并联接地,实际布线有困难时可部分串联后再并联接地,高频电路的地宜采用多点串联接地,地线应短而粗,高频元件周围尽量用栅格状大面积地铜箔。(b)、接地应尽量加粗,若接地线用很细的线条,则接地电位随电流的变化而变化,使抗噪性能降低,因此应将接地线加粗,使它能通过三倍于PCB板上允许的电流,如有可能接地线应23mm以上。(c)、接地线构成闭环路,只由数字电路组成的印制板,其接地电路却成闭环路大多能提高抗噪能力。电流环并联接地地串联接地
9、地图三 图四(d)、散热器接地多数也采用单点接地,提高噪声抑制能力如A166,更改前:接地接地 多点接地形成磁场回路,EMI测试不合格。更改后:不接地接地 单点接地无磁场回路,EMI测试OK。开关电源的体积越来越小,它的工作频率也越来越高,内部器件的密集度也越来越高,这对PCB布线的抗干扰要求也越来越严,针对D82与D63的布线,发现的问题与解决方法如下:整体布局:D82是一款六层板,最先布局是,元件面放控制部份,焊锡面放功率部份,在调试时发现干扰很大,原因是3843与光耦位置摆放不合理,如:光耦板管如上图,3843与光耦放在MOS管底下,它们之间只有一层2.0mm的PCB隔开,MOS管直接干
10、扰3843,后改进为:板管光耦无干扰元件将3843与光耦移开,且其上方无流过脉动成份的器件。走线问题:功率走线尽量实现最短化,以减少环路所包围的面积,避免干扰。小信号线包围面积小,如电流环:电流环并联接地A线与B线所包面积越大,它所接收的干扰越多。因为它是反馈电流大小而调节3843输出的,误动作将直接导致环路不稳。光耦反馈线要短,且不能有脉动信号与其交叉或平行。光耦PWM芯片(如UC3843、3842、2843、2842的第3PIN)电流采样线与(第6PIN)驱动线,以及同步信号线,走线时应尽量远离,不能平行走线,否则相互干扰。因:3PIN的电流波形为不连续连续6PIN及同步信号电压波形是:(
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- PCB Layout作业指导书 Layout 作业 指导书
限制150内