开题报告附页.docx
《开题报告附页.docx》由会员分享,可在线阅读,更多相关《开题报告附页.docx(5页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。
1、开题报告附页 一、课题意义随着科学技术的进展,锁相环PLL是自动频率掌握和自动相位掌握技术的融 合。其原理在数学理论方面早在30年月无线电技术进展的初期就已消失。1930 年已建立了同步掌握理论的基础,1932年贝尔塞什(Bellescize)提出了同步检 波理论,第一次公开发表了锁相环路的数学描述。用锁相环路提取相干载波来完 成同步检波,早期的锁相环路采纳电子管且价格昂贵,只能用在试验装置中,在 其他领域未得到广泛应用。电子技术的飞速进展促使锁相环技术的进展进程。特 殊是由于战斗,电子技术在军事领域的重要作用,使得其技术得到显著的提高。 50年月随着空间技术的进展,由杰费(Jaffe)和里希
2、廷(Rechtin)采用锁相环路 作为导弹信标的跟踪滤波器获得胜利,并首次发表了包含噪声效应的锁相环路线 性理论分析的文章,同时解决了锁相环路最佳化设计问题。鉴于其在通讯、航海、 军事等发面的广泛应用,讨论锁相环电路的特性有助于了解和提高锁相环电路的 性能指标,使其在各领域得到更为广泛的应用和推广,其具有很强的实际应用价 值。锁相环是一种反馈电路,其作用是使得电路上的时钟和某一外部时钟的相位 同步。PLL通过比较外部信号的相位和由压控晶振(VCXO)的相位来实现同步 的,在比较的过程中,锁相环电路会不断依据外部信号的相位来调整本地晶振的 时钟相位,直到两个信号的相位同步。在数据采集系统中,锁相
3、环是一种特别有 用的同步技术,由于通过锁相环,可以使得不同的数据采集板卡共享同一个采样 时钟。因此,全部板卡上各自的本地80MHz和20MHz时基的相位都是同步的, 从而采样时钟也是同步的。由于每块板卡的采样时钟都是同步的,所以都能严格 地在同一时刻进行数据采集。基本要求:1、基于MC145163的PLL电路2、输出频率范围20M-40MHZ,幅度大于100mV3、步进频率lOKHz.4、附加功能:频率可预置、可调整、可显频等功能。熟读设施说明书,严格遵守操作规程,爱惜设施,保证设施的正常使用,发觉问题准时与老师取得联系。时间支配:早进入阶段:和指导老师进行课题的沟通和沟通,对课题有一个初步的
4、理解 第一周:查询各方面资料,熟识课题,对课题形成直观的了解。其次周:整理资料,对设计中可能用到的软件进行熟识,查找相关专业资料。第三周:依据要求进行元件的选择确定元件数据。第四周:画仿真电路进行调试程序。第五周:用DXP设计硬件电路图,并选择器件。第六周:做出硬件实物电路并调试现象。第七周查资料,写论文。第八周:整理论文,毕业答辩。硬件总体方案设计与论证方案设计:基准振荡频率鉴相器(PD)振荡频率随VR低通滤波器Uc(t)依据系统设计功能的要求,锁相环是由鉴相器(PD)、环路滤波器(LF) 和压控振荡器(VCO)三部分组成,锁相环组成的原理框图如图1所示。 二、系统组成图2系统的主要功能模块
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 开题 报告 附页
限制150内