实验二-CMOS与非门版图设计.doc
《实验二-CMOS与非门版图设计.doc》由会员分享,可在线阅读,更多相关《实验二-CMOS与非门版图设计.doc(8页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。
1、Four short words sum up what has lifted most successful individuals above the crowd: a little bit more.-author-date实验二-CMOS与非门版图设计实验二:反相器的版图设计实验二 模拟静态CMOS与非门逻辑电路的I/V特性和瞬态特性一、实验目的1. 学习cadence中原理图设计与分析2. 掌握静态CMOS逻辑电路设计原理3. 分析静态CMOS逻辑电路(与非门)的I/V特性和瞬态特性二、预习要求1、 根据性能和指标要求,设计并计算电路的有关参数。2、 掌握cadence编辑环境,设计
2、静态CMOS与非门逻辑电路原理图。3、 掌握cadence仿真环境,完成反相器的仿真。三、与非门版图的设计方法1、确定工艺规则。2、绘制与非门版图。3、加入工作电源进行分析4、LVS比较四、实验内容完成CMOS与非门版图设计,CMOS与非门的原理图如下,要求在画出电路元件,并且给出输入输出端口以及电源和地线。画出上述晶体管对应的版图,并且要求画出的版图在电学上,物理几何上,以及功能一致性上正确,版图的设计参考样式如下:五、后仿真与改进对于设计的版图是否能够达到优异的性能,需要通过提取版图上的寄生参数,对含有版图寄生参数的电路进行仿真才能知道,很多时候版图上错误的走线,布图方法会导致致命的错误。对于CMOS与非门版图设计,需要进行以下仿真:给CMOS与非门的输入以不同的阶越信号的输入,观察CMOS与非门的输出信号的变化。-
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 CMOS 与非门 版图 设计
限制150内