《南理工电工电子综合实验二.doc》由会员分享,可在线阅读,更多相关《南理工电工电子综合实验二.doc(13页珍藏版)》请在得力文库 - 分享文档赚钱的网站上搜索。
1、/*数字电子计时报警器电路设计班级: 11102001 学号: 1110200129姓名: 彭浩洋 一、实验内容简介及设计要求综合利用所学集成电路的工作原理和使用方法,在单元电路的基础上进行小型数字系统设计。使用集成电路芯片,设计并实际组装一个一小时内的数字计时器,可以完成0分00秒59分59秒的计时功能,并在控制电路的作用下具有清零、快速校分、定点报时的功能。通过综合实验,加深对数字逻辑电路基本概念的理解,掌握数字电路设计的一般方法,进一步培养分析问题解决问题的能力和实际动手能力,提高设计电路和调试电路的实验技能。实验具体需要实现如下的设计要求:1. 应用CD4511BCD码译码器LED双字
2、共阴显示器300限流电阻设计安装调试四位BCD译码显示电路实现译码显示功能。2. 应用NE555时基电路、3K、1K电阻、0047UF电容和CD4040计数分频器设计,安装,调试秒脉冲发生器电路(输出四种矩形波频率 f1=1HZ f2=2HZ f3500Hz f41000Hz)。 3. 应用CD4518BCD码计数器、门电路,设计、安装、实现0000-5959时钟加法计数器电路。4. 应用门电路,触发器电路设计,安装,调试校分电路且实现校分时停秒功能(校分时F2=2Hz)。设计安装任意时刻清零电路。5. 应用门电路设计、安装、调试报时电路5953,5955,5957低声报时(频率f3500Hz
3、),5959高声报时(频率f41000Hz)。整点报时电路。H=5953f3+5955 f3+5957f3+5959f46.联接试验内容1.5.各项功能电路,实现电子计时器整点计时报时、校分、清零电路功能。 二、数字电子计时器电路设计框图数字计时器是由脉冲发生器电路、译码显示器、计数电路和控制电路等几部分组成,其中的控制电路按照设计要求可以由校分电路、清零电路和报时电路组成。具体原理框图如下图所示:译码显示器秒脉冲发生器电路整点报时电路5959计数器(BCD码)校分电路、清零电路f2=2Hz三、单元电路设计3.1 秒脉冲发生器电路电路可由多谐振荡器产生的f0=4370 Hz的频率,通过12位二
4、进制串行分频器CC4040 fQ12=215 =1Hz,来实现。 该电路主要是由NE555信号发生器、1K欧、3K欧的电阻、CD4040和0.047微法电容组成的电路。CD4040是一片分频器,通过连接就可以将NE555振荡产生的信号加以分频,从而得到我们需要的1Hz、2Hz、500Hz、1000Hz的信号。1Hz用于给十进制计数器CD4518一个秒信号,让其实现秒计时;2Hz用于校分电路。500Hz、1000Hz则用于报时电路中。3.2 5959计数器(BCD码)计时器是由2片CD4518组成。根据要求,我们需要设计两个模60的计数器分别作为计时器的秒和分,并且秒到60时给分一个信号使分计数
5、一位。提供给我们的器件中,CD4518本身是一个双模十计数器,因此我们只需在此基础上使其计数到60时通过与非门接回清零端即可以得到所要的模60计数器。再将秒的进位端接到分的信号端即可完成该计时器的电路。其中2片CD4518分别是分个位、分十位、秒个位和秒十位的计时,秒个位接受的信号是信号源给出的1Hz的信号,利用这个信号可以使CD4518的一边可以按秒的频率进行计时,将2片CD4518每片的一边分别接到4片CD4511的一边,再将4片CD4511每片的另一边的管脚通过电阻对应的接到2块双字屏的管脚上,调试使其正常计数。然后给计秒十位的那边改为六进制计时,得到的信号分别用于秒计时复位和分个位进位
6、。分十位改为六进制,得到的信号用于分位的复位。从而使计时器实现了00005959的计时。最后对六进制进位电路进行改造:即在秒十位的01B、02B,分十位的01A、02A分别与非之后将它们得到的信号再分别与一个开关K1与非,将得到的信号分别送入两片CD4518的清零端。这样就得到了控制电路中的复位电路。(图中与非门用74LS00实现)。3.3 译码显示电路译码显示电路用四片四线七线译码器CD4511进行译码,而采用共阴极七段LED数码管进行循环显示。CD4511的输入接到相应计数器的输出,而它的输出端与数码管的相应端相连,数码管通过330欧姆的电阻接地。上述两部分具体的电路图如下:3.4 整点报
7、时电路用需要报时的时刻所对应的计数器的输出作为触发信号来驱动蜂鸣器报时,因为需要在59分53秒、59分55秒、59分57秒各报出一个低音,在59分59秒报出一个高音。分析报时时间点如下表:时间(DEC)分十位分位(BIN)秒十位(BIN)秒个位(BIN)59:53010110010101001159:55010110010101010159:57010110010101011159:590101100101011001可见满足报时条件(低音)时,分位相同,可用4QC和4QA、3QD、3QA的与来产生信号;秒十位也相同, 秒个位最低位都为1,可用2QC和2QA、1QA和上面产生的信号的与来产生信
8、号;要得到5951的信号,再将1QB与500HZ,1QC 与 5OOHZ,1QD 与1000HZ分别与非来产生3个信号,将3个信号与5951的信号相与非就产生了所要求的低、高音报时信号。报时电路设计如下:3.5 清零电路通过开关来联接到1CD4518 2CD4518清零端1CR 3CR 上 2CR =2QB 2QC+S =4CR =4QB 4QC+S =当校分开关打在“正常”档时,正常计数,当打在“清零”档时,电路清零3.6 防抖动较分电路用开关控制工作状态,开始时进位信号正常送入分计数器的CP端,分位计数器正常计数;若需要校分则将开关打到上方,正常进位信号被阻塞,2Hz的校分信号便被送入CP
9、端,电路即进入快速校分状态。需要停止校分时,将开关打到下方再打回上方,既停止校分。再需校分时重复上述步骤。为了消除机械开关的抖动给电路带来干扰,在电路中加入一个防抖动开关。整个模块电路如图6所示。具体电路图如下四、数字电子计时器总电路图1、原理图2、器件引脚图五、实验总结体会1、实验前做好充分的准备是非常重要的,尤其是这种综合实验,它不同于课内实验,有很多现成的东西,综合实验从一个器件的引脚图到整个电路的逻辑图都要自己去准备,而且逻辑需要十分严密,只要一个器件错误都有可能导致整个实验失败,实验的成功全靠实验前的准备。2、需要对实验中所用到的器件做一个详细的了解,这不仅对理解实验大有帮助,而且会
10、提高实验时连线的速度,加快完成实验,其实实验的目的就是让我们对各个器件有一个全面的了解,然后化为己用,这对以后从事的工作也大有帮助。3、在实验中,布局是非常重要的,由于实验器件比较多,如果不合理布局,器件很有可能不能完全放在两块面包板上,而且连线也会非常复杂,况且也不利于检查,我一开始就布局很不合理,后来老师建议我重新布局之后再来连线,我又重来了一次,现把整个布线过程总结一下:在电路板上插上一个芯片后首先应该把它的电源线和地线接上,这样就不用担心漏掉哪个器件;剥线时线头不要剥的太长,以免连接时与其他的线造成短路;尽量以短线连接,这样一条线所占的空间就会少,特别在一条线纵跨电路板时,以短线一段一
11、段的连可以很大程度的避免交叉布线,本次实验在发现这个规律后,通过改进处理了很多交叉布线,从而使走线更加合理美观。4、在实验的最后,我已经照着电路图连好了所有的线,但是在最后查看的时候发现校分电路不起作用。我首先对了一遍电路图有没有接错,但是在这一步坚持的时候我忽略了器件的接地连接,我的电路本来只是一个CD4518的接地端接成了VCC端,导致整个校分电路不起作用,我就在那检查器件,换接器件的其他空闲端,搞了一个多小时才忽然发现自己的一个接地端接错了,浪费了大量的时间,幸好在最后时间内检查出了错误,在7小时之内完成了实验。5、本次实验我的心得就是错误不可怕,怕的是不敢去检查。检查时应先查芯片的电源
12、和地线有没有接好,检查芯片是否烧坏,其逻辑功能是否有问题,依据原理逻辑图、器件功能表,用万用表测量一些点的电位来进行判断,再仔细检查连线有没有出错。一般器件不会出错,肯定是自己哪个地方没有接好或者是接错线才导致的错误,慢慢检查,不慌不忙肯定可以把实验做成功。六、附录1、实验用元器件清单集成芯片:NE555 1个74LS74(D触发器) 1片74LS00(二入与非门) 3片74LS21(四输入与门) 3 片CD4518(BCD码计数器) 2 片CD4040(分频器) 1 片CD4511(七段显示译码器) 4 片共阴LED双字屏 2片 电 阻:330 28个3K 1个1K 1个电 容:0、047u
13、F 1个2、部分器件的引脚图和功能表1、双四位同步BCD码加法计数器CD4518 引脚图 功能表输入输出CrCPEN清零1XX0000计数01BCD码加法计数保持0X0保持计数00BCD码加法计数保持01X保持 2、译码器CD4511引脚图 功能表输 入输 出LEDCBAgfedcba字符测灯0 XXXXXX11111118灭零10X00000000000消隐锁存111XXXX显示LE=01时数据译码1100000011111101100001000111011100010101001121100011100111131100100110111041100101110110151100110111110061100111000111171101000111111181101001110111193、74LS21(与门)引脚图Q=ABCD4、74LS74(双D触发器)引脚图Qn+1=D5、74LS00(与非门)引脚图Q=AB6、 LED数码管引脚图7、NE555引脚图参考资料1. 数字电路 蒋立平著 南京理工大学 20012. 电子线路实践教程 王建新、姜萍著 科学出版社 20033. 实验电子技术 李振声主编 国防工出版社 20014. 数字电路实验与课程设计吕思忠、施齐云著 哈尔滨工业大学出版社 20025. 电子技术基础实验与课程设计 高吉祥主编 电子工业出版社 2005
限制150内